基于FPGA的雷達時序控制器設計與實現.pdf_第1頁
已閱讀1頁,還剩80頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、雷達是由許多具有不同功能的分立模塊組成作為一個非常復雜的系統,不同模塊之間必須按照一定的時序協調工作。雷達時序控制器以觸發(fā)脈沖的形式,為這些模塊提供工作所需的精確時序?,F代雷達系統的時序控制主要采用MCU、DSP、FPGA及其他類型的芯片來實現。FPGA芯片具有精度高、可靠性高、可重構能力強、擴展性好、開發(fā)周期短等特點,因此現代雷達系統多采用FPGA作為系統控制芯片。
   隨著集成電路和系統設計規(guī)模不斷擴大,芯片復雜度和性能顯

2、著提高。信號傳輸速度越來越快,數據處理能力越來越強,時序控制精度越來越高。芯片的高速轉換與信號的高速傳輸給電路系統帶來許多新問題,信號完整性問題愈發(fā)明顯。電路設計須應用高速電路相關知識來進行。硬件電路設計成功與否、代碼質量高低以及芯片間工作協調與否,關系到系統工作的穩(wěn)定性和信號的傳輸質量等。
   本文設計了一種基于FPGA的雷達時序控制器,在主控計算機的控制下生成雷達發(fā)射機,接收機等模塊的時序控制信號,并產生相關波形。完成工作

3、主要包括:系統級設計、高速電路原理圖以及印制電路板板級設計、PCB后仿真、FPGA邏輯設計和時序控制器測試與調試。
   在雷達時序控制器系統設計前期,通過分析時序控制器與外部工作模塊的連接方式確定系統方案,完成芯片選型。在系統設計以及芯片選型完成以后,根據芯片資料,應用電路設計相關知識理論,完成電路的原理圖設計。在雷達時序控制器的電路板級設計階段應用告訴數字設計理論,利用Cadence開發(fā)工具Allegro進行PCB設計,并在

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論