16bit-1MSPS的離散時間Sigma-Delta調制器的設計.pdf_第1頁
已閱讀1頁,還剩121頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、近年來,通信系統(tǒng)不斷加快的演進速度有目共睹。由于多媒體信息對數據傳輸速率的要求越來越高,更高的互聯網接入帶寬成為了必然的發(fā)展趨勢;與此同時,隨著新的數字通信標準的建立,無線通信從大型設備構成的模擬網絡向小型、低成本、低功耗的便攜式數字設備過渡。這些電子系統(tǒng)內的CMOS數字處理模塊的運算能力不斷提高,這又進一步增加的高速信息傳輸的需要。作為數字世界與外界進行數據交換的中介,模數轉換器的性能要求也必然隨之提高,成為現在乃至未來通信系統(tǒng)發(fā)展中

2、的關鍵一環(huán)。
   sigma—Delta ADC在高分辨率領域中得到了廣泛的應用,其主要原因有以下幾點。首先,它采用復雜的數字信號處理技術降低了模擬電路的要求。在現代CMOS技術中,相對于模擬電路,數字電路可以在低電源電壓、小尺寸工藝的條件下,以較小的面積代價實現高速、高復雜度的設計。另外,Sigma-Delta技術也降低了對器件匹配和運放增益等對模擬器件性能的要求;其次,Sigma-Delta ADC降低了對輸入模擬抗混疊濾

3、波器的要求,通常一階簡單低通濾波即可以滿足Sigma—Delta ADC的要求,這些濾波電路可以在芯片內部實現,或者用廉價的獨立器件在片外實現;此外,Sigma-Delta ADC相對于Pipeline等結構的ADC不需要專門的采樣保持電路。
   本文采用Top—Down的方式設計了一款Sigma—Delta結構的高速高精度模數轉換器中的調制器。論文定量分析了Sigma—Delta調制器中非理想因素對高精度的瓶頸;對多bit量

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論