基于AXI協(xié)議的SOPC總線矩陣設計.pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、總線矩陣基于AXI協(xié)議設計,主要用于SOPC芯片內互聯(lián),是SOPC芯片集成各個模塊之間的橋梁,在SOPC芯片設計中起著重要的作用。SOPC芯片內部集成了可編程邏輯、處理器以及其他常用的外設,總線矩陣設計不僅要考慮處理器與外設之間的互聯(lián),也需要重點研究可編程邏輯與處理器之間的互聯(lián)關系以及可編程邏輯部分的可擴展性問題。
  本論文首先闡述了總線矩陣設計的研究背景和研究意義以及國內外發(fā)展現(xiàn)狀。然后對總線矩陣設計中采用的關鍵技術路線進行了

2、介紹,對SOPC技術進行了概述,重點對AXI協(xié)議進行了分析說明,介紹了幾種常用的總線矩陣架構,對他們在不同場景下的適用性進行了對比。
  本論文的總線矩陣采用點對點與共享型混合的架構進行設計,針對AXI協(xié)議中的各個通道,設計不同的DECODER模塊和ARIBTER模塊??偩€仲裁采用的是固定優(yōu)先級和循環(huán)優(yōu)先級相結合的算法設計。此外,本論文對于 AXI協(xié)議與AHB/APB協(xié)議之間的轉換模塊也進行了分析設計,這樣可以充分復用現(xiàn)有的 IP

3、核,提高了總線矩陣設計的靈活性。
  總線矩陣設計仿真時采用了基于VIP組件的仿真平臺和基于C語言的仿真平臺,兩個平臺在仿真分析時各有側重,基于VIP組件的仿真平臺側重于對總線矩陣的功能進行測試,而基于C語言的仿真平臺側重于對芯片互聯(lián)和性能的測試。對總線矩陣設計的關鍵模塊進行了仿真測試,并對總線矩陣的性能做了分析。
  最后,總線矩陣與其他模塊集成后,基于SMIC65nm進行邏輯綜合和后端設計。本論文對后端設計以及SOPC芯

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論