

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、在寬帶通信應用中,對發(fā)射和接收電路的要求是十分嚴格的。在這些通信系統(tǒng)中,諸如模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)這樣的數(shù)據(jù)轉(zhuǎn)換器通常被要求具有10位以上的精度以及200MSPS以上的采樣速率。因此,高性能ADC和DAC常常會成為高性能通信芯片的設計瓶頸。電流舵DAC由于具有極高的采樣速率和良好的CMOS工藝兼容性,一直是高性能DAC設計的主流結(jié)構(gòu)。然而,電流舵DAC也存在著其難以忽視的缺點,電流單元間的失配和開關(guān)毛刺通常會嚴重影響
2、DAC的整體線性度。通過嚴謹?shù)陌鎴D規(guī)劃和額外校準電路的應用可以在一定程度上補償失配所帶來的影響,而引入諸如動態(tài)單元匹配(DEM)這樣的隨機譯碼結(jié)構(gòu)則可以進一步提升DAC的整體動態(tài)性能。
本文基于SMIC0.13μm標準CMOS工藝,實現(xiàn)了一種14位雙通道分段電流舵數(shù)模轉(zhuǎn)換器,其中采樣時鐘頻率最高可達3GHz。該DAC采用5-9分段方式,其中高5位采用創(chuàng)新性的分組隨機旋轉(zhuǎn)二進制譯碼,低9位采用傳統(tǒng)二進制譯碼。DAC的電流單元采用
3、12位本征精度的單位電流源,電流源布局為對角線結(jié)構(gòu),消除一個方向的梯度誤差。分組隨機旋轉(zhuǎn)二進制譯碼能夠有效擴展單組隨機旋轉(zhuǎn)二進制譯碼(RRBS)的范圍,與普通隨機二進制譯碼相比,能夠減少電路的復雜度,提高電路的運行速度,增強電流源的動態(tài)匹配性能,更加適合先進的工藝制程。DAC的電流單元采用四開關(guān)結(jié)構(gòu),并利用共源共柵晶體管提高輸出阻抗,減小時鐘饋通效應。通過調(diào)整時鐘電路的交叉點,得到合適的差分交叉點時鐘,利用交叉點可控的時鐘控制DAC開關(guān)
4、的交叉點,減少DAC的開關(guān)輸出毛刺,提高DAC的整體性能。利用偏置復制技術(shù)產(chǎn)生與溫度無關(guān)的穩(wěn)定可靠偏置電壓和電流。
基于Cadence環(huán)境下的Spectre仿真器以及Layout工具,完成了電路的設計和版圖布局。在負載為50Ω的條件下,輸出電壓擺幅為±lV,滿量程電流為20mA。在3.125GS/s的采樣率下,通過兩種譯碼模式(DEM譯碼和二進制譯碼)的合理選擇,DAC可以在相當寬的頻率范圍內(nèi)獲得74dB以上的SFDR,整個系
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 14位高速高精度CMOS數(shù)模轉(zhuǎn)換器研究.pdf
- 高速低功耗CMOS數(shù)模轉(zhuǎn)換器設計.pdf
- 三位高速數(shù)模轉(zhuǎn)換器設計.pdf
- 8位高速數(shù)模轉(zhuǎn)換器的研究與設計.pdf
- 14位電阻網(wǎng)絡型數(shù)模轉(zhuǎn)換器設計.pdf
- 高速數(shù)模轉(zhuǎn)換器的設計.pdf
- 6位高速CMOS數(shù)模轉(zhuǎn)換器集成電路的研究和設計.pdf
- 高速電流舵型CMOS數(shù)模轉(zhuǎn)換器的研究與設計.pdf
- 12位阻容混合網(wǎng)絡數(shù)模轉(zhuǎn)換器.pdf
- 高速10比特數(shù)模轉(zhuǎn)換器的設計.pdf
- 12位高速電流舵數(shù)模轉(zhuǎn)換器的研究與設計.pdf
- CMOS電流舵數(shù)模轉(zhuǎn)換器的研究與設計.pdf
- 0.18μmcmos高速數(shù)模轉(zhuǎn)換器的設計
- 模數(shù)轉(zhuǎn)換器與數(shù)模轉(zhuǎn)換器
- 8位單通道超高速SARA-D轉(zhuǎn)換器研究.pdf
- 內(nèi)置高性能基準源的14位數(shù)模轉(zhuǎn)換器設計.pdf
- ΣΔ數(shù)模轉(zhuǎn)換器的設計與研究.pdf
- 10位逐次逼近式模數(shù)轉(zhuǎn)換器中的數(shù)模轉(zhuǎn)換器實現(xiàn).pdf
- 高速低功耗數(shù)模轉(zhuǎn)換器的研究和設計.pdf
- 十位數(shù)模轉(zhuǎn)換器的設計.pdf
評論
0/150
提交評論