阻變存儲器外圍電路設計.pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、隨著便攜設備如手機、平板電腦等設備的興起,集成電路產(chǎn)業(yè)得到了前所未有的發(fā)展機會。得益于電子產(chǎn)品性能的不斷提升,它們在人們生活中扮演的角色越來越重要,方便了人們的生活和工作。但便攜式電子產(chǎn)品的體積和續(xù)航時間一直是制約它進一步發(fā)展的瓶頸。由于電子產(chǎn)品的功能實際上是信息的存儲和傳輸,對于低功耗、高密度的存儲器需求日益強烈,所以說現(xiàn)代科技對于存儲技術提出了新的挑戰(zhàn)。本文依托于國家“863”高技術研究發(fā)展計劃,對新興的阻變存儲器進行了的探討與研究

2、。
  通過比較幾種現(xiàn)代主流新型非揮發(fā)型存儲器的優(yōu)缺點,選擇阻變存儲器這種具有廣泛應用前景的新存儲技術作為研究對象。為了降低阻變存儲器的電源電壓和功耗,從而提高阻變存儲器外圍電路的可靠性,本文結(jié)合國內(nèi)外在阻變存儲器方面的最新的研究成果,對于這種新型的存儲技術尤其是外圍電路做了深入的研究。
  首先對阻變存儲技術原理、基本架構(gòu)和讀寫機制進行了詳細的介紹,針對阻變存儲器的存儲特性,對阻變存儲器外圍電路中關鍵的模塊進行了優(yōu)化設計,

3、具體包括寫電路、Verify電路、靈敏放大器、帶隙基準源電路等。由于在存儲器芯片中,存儲單元的面積直接決定著芯片的整體面積,所以在該設計中,通過兩個存儲單元共用同一源線的辦法,使芯片的面積降低了將近50%;因為阻變存儲單元中的電阻容易受到較高寫電壓的損害而誤寫,設計出新型的Verify電路結(jié)構(gòu),確定合適的寫入電壓,成功的降低了阻變存儲器誤寫的概率;針對阻變存儲器為單端讀出的特點,設計出適用于RRAM的單端式靈敏放大器結(jié)構(gòu),增加了讀出電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論