基于FPGA的DDR2SDRAM控制器的設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、存儲器是電子通信設(shè)備特別是計算機的重要組成部分,對整個系統(tǒng)起著關(guān)鍵性的作用?,F(xiàn)在的存儲器為了滿足電子產(chǎn)品的多功能、高性能、低功耗的需要,不管是在容量上還是在存取速度上都有了進(jìn)一步的要求。DDR2 SDRAM有讀寫速度快、容量大、穩(wěn)定性高等優(yōu)良的特性,使其在電子通信領(lǐng)域都有著廣泛的應(yīng)用。DDR2 SDRAM相對于其他的同步動態(tài)隨機存儲器,其性價比最高。然而由于 DDR2 SDRAM操作繁瑣,操作的過程中設(shè)計的參數(shù)眾多,操作的模式種類亦復(fù)雜

2、。
  本文設(shè)計了一個合理、簡潔的DDR2 SDRAM控制器。只需簡單地控制用戶接口,就能實現(xiàn)對存儲器的訪問。通過仿真軟件驗證,本文的設(shè)計實現(xiàn)了基本的讀寫數(shù)據(jù)功能。首先詳細(xì)分析DDR2 SDRAM的工作原理,熟悉其結(jié)構(gòu)和接口信號;在此基礎(chǔ)上,給出了DDR2 SDRAM的主要操作步驟和典型的讀寫時序;通過自頂向下設(shè)計方法,將整個控制器設(shè)計劃分為初始化模塊、讀寫控制模塊、數(shù)據(jù)通道模塊和刷新模塊。其中初始化模塊用于設(shè)置存儲器的工作模式;

3、讀寫模塊用于對存儲器的數(shù)據(jù)讀寫操作;數(shù)據(jù)通道模塊完成讀寫數(shù)據(jù)的傳輸;而刷新模塊負(fù)責(zé)對DDR2 SDRAM定時刷新。在實現(xiàn)的過程中,通過狀態(tài)機的形式完成了初始化模塊和讀寫控制模塊的設(shè)計;數(shù)據(jù)通道模塊采用FIFO解決不同時鐘域的問題。這樣的設(shè)計模式,使整個系統(tǒng)的結(jié)構(gòu)一目了然,同時也利于代碼的維護(hù)和調(diào)試。最后搭建了仿真和驗證平臺,F(xiàn)PGA處理器采用 XILINX公司提供的SPARTAN6系列的XC6SLX75-3CFGG676器件,存儲器采用

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論