

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文在分析了閉環(huán)微加速度計(jì)基本工作原理和閉環(huán)動(dòng)態(tài)特性的基礎(chǔ)上,對(duì)閉環(huán)微加速度計(jì)的非理想模擬單元、結(jié)構(gòu)阻尼、時(shí)序電路以及諧波失真對(duì)系統(tǒng)穩(wěn)定性的影響進(jìn)行了分析,并給出一些改進(jìn)方法。
閉環(huán)微加速度計(jì)的非理想單元主要包括力矩電壓、前置放大器和非理想開(kāi)關(guān)。文章首先給出力矩電壓在頻率和幅度兩種情況下對(duì)系統(tǒng)輸出結(jié)果的影響,得出其與靈敏度之間的關(guān)系。其次討論了前置放大器中失調(diào)電壓、轉(zhuǎn)換速率以及帶寬對(duì)系統(tǒng)性能的影響,分別分析三種獨(dú)立情況,并給出
2、減小失調(diào)的響應(yīng)方法。最后討論了模擬開(kāi)關(guān)的非理想因素,通過(guò)Hspice給出合適的開(kāi)關(guān)尺寸。
加速計(jì)的結(jié)構(gòu)阻尼主要指壓膜阻尼,文中分析了其與極板間距離變化、溫度及刻度因子之間的關(guān)系。從理論上推導(dǎo)了時(shí)序電路中環(huán)形振蕩器由于噪聲影響帶來(lái)的系統(tǒng)不穩(wěn)定的原因,并給出表達(dá)式。
系統(tǒng)諧波失真主要指二次諧波和三次諧波失真。分別分析了開(kāi)環(huán)模式和閉環(huán)模式系統(tǒng)諧波失真,得出二次諧波要遠(yuǎn)大于三次諧波,主要消除的方法是利用電容補(bǔ)償陣列原理減小非
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗閉環(huán)加速度計(jì)接口ASIC設(shè)計(jì).pdf
- 閉環(huán)電容式微加速度計(jì)接口ASIC研究.pdf
- 低功耗數(shù)字加速度計(jì)接口ASIC芯片設(shè)計(jì).pdf
- 連續(xù)時(shí)間閉環(huán)微加速度計(jì)接口ASIC的設(shè)計(jì).pdf
- 高階SIGMA DELTA微加速度計(jì)接口ASIC芯片研究.pdf
- 閉環(huán)微加速度計(jì)接口全差分asic電路的設(shè)計(jì)
- 閉環(huán)微加速度計(jì)ΣΔ調(diào)制ASIC電路的設(shè)計(jì).pdf
- 閉環(huán)微加速度計(jì)接口全差分ASIC電路的設(shè)計(jì).pdf
- 高動(dòng)態(tài)范圍閉環(huán)微加速度計(jì)接口ASIC電路設(shè)計(jì).pdf
- 高精度SIGMA-DELTA微加速度計(jì)接口ASIC芯片研究.pdf
- 硅微諧振式加速度計(jì)閉環(huán)振蕩系統(tǒng)穩(wěn)定性研究.pdf
- 三軸電容式微加速度計(jì)接口ASIC設(shè)計(jì).pdf
- 電容式微加速度計(jì)的熱穩(wěn)定性研究.pdf
- 電容式SIGMA-DELTA微加速度計(jì)接口ASIC芯片研究.pdf
- 加速度計(jì)設(shè)計(jì)
- 基于斬波穩(wěn)定原理的壓阻式微加速度計(jì)接口ASIC設(shè)計(jì).pdf
- 基于連續(xù)時(shí)間反饋原理的閉環(huán)加速度計(jì)ASIC設(shè)計(jì).pdf
- 閉環(huán)微加速度計(jì)高階Sigma-Delta調(diào)制ASIC電路的設(shè)計(jì).pdf
- 加速度計(jì)類(lèi)型簡(jiǎn)介
- 閉環(huán)加速度計(jì)Σ-Δ數(shù)字輸出電路的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論