基于TMS320C6713 DSK的開發(fā)板的設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩89頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、FPGA與DSP在電子信息領(lǐng)域的應用極其廣泛,FPGA以其大量的可編程邏輯資源,DSP以其強大的數(shù)字信號處理能力,使它們成為科研人員項目開發(fā)的首選器件。對于FPGA與DSP初學者來說,開發(fā)板的重要性不言而喻,功能強大、使用方便的開發(fā)板可以使初學者迅速了解和掌握FPGA與DSP的相關(guān)開發(fā)技術(shù),所以一套高質(zhì)量的開發(fā)系統(tǒng)具有很高的實用價值。
   本文以TMS320C6713 DSK為基礎(chǔ),成功設(shè)計并實現(xiàn)了一套DSP和FPGA聯(lián)合運行

2、的開發(fā)系統(tǒng),其能夠?qū)δM波形和圖像信號進行采集和處理,并可以利用示波器與顯示器對處理效果進行評估。本系統(tǒng)使用了DSP/BIOS內(nèi)核完成DSP的初始化與任務(wù)調(diào)度,為此本文詳細闡述了DSP/BIOS內(nèi)核的原理和本系統(tǒng)使用的DSP/BIOS內(nèi)核配置。在CCS開發(fā)平臺上,本文使用C語言進行了DSP程序設(shè)計,并對重要的函數(shù)和文件結(jié)合具體代碼作了分析說明。本文詳細闡述了系統(tǒng)FPGA主要模塊的設(shè)計思路,采用Verilog HDL硬件描述語言在Quar

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論