

已閱讀1頁,還剩57頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本課題所述的基于隨機邏輯的模數(shù)轉(zhuǎn)換器(ADC)是用間接方法實現(xiàn)的。首先將數(shù)字信號轉(zhuǎn)換成一個隨機編碼的脈沖序列,用此序列來表示數(shù)字信號的值。將此序列通過一個簡單的RC濾波器即可恢復出數(shù)字信號對應的模擬電壓值,實現(xiàn)DAC轉(zhuǎn)換。然后按照設計混合電路由DAC到ADC的步驟,即可實現(xiàn)基于隨機邏輯的ADC。本文設計的DAC除了一個電阻和一個電容外,其余均用數(shù)字電路實現(xiàn),而ADC在DAC的基礎上增加了一個模擬電壓比較器,因此均可稱為“準數(shù)字”的實現(xiàn)。
2、本文通過對隨機邏輯理論的深入研究,對已有的算法進行了改進,提出了一種更簡單且更容易理解的算法實現(xiàn),并在此算法的基礎上確定了生成隨機脈沖序列的方法和電路結(jié)構(gòu)。 本文設計了一個基于FPGA的準數(shù)字ADC系統(tǒng)驗證電路。FPGA具有配置靈活、可升級性好、設計周期短、成本低、風險小等優(yōu)點。設計此電路板的目的是用一個實際的硬件電路驗證本文的分析,并通過測試發(fā)現(xiàn)更多設計類似系統(tǒng)需要注意的問題。本文借助于EDA工具和硬件描述語言VHDL,以模塊
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- Σ-ΔA-D轉(zhuǎn)換器設計與仿真.pdf
- ΣΔA-D轉(zhuǎn)換器的設計與研究.pdf
- 多位量化∑-△A-D轉(zhuǎn)換器的設計.pdf
- 高速CMOS A-D轉(zhuǎn)換器的設計研究.pdf
- 混沌A-D轉(zhuǎn)換器研究.pdf
- 高速CMOS A-D轉(zhuǎn)換器的分析和設計.pdf
- 8位逐次逼近A-D轉(zhuǎn)換器的優(yōu)化設計.pdf
- 16位A-D轉(zhuǎn)換器時鐘穩(wěn)定電路的設計.pdf
- 高性能逐次逼近型A-D轉(zhuǎn)換器的設計.pdf
- Σ-ΔA-D轉(zhuǎn)換器中數(shù)字抽取濾波器設計.pdf
- 8位高速折疊內(nèi)插A-D轉(zhuǎn)換器的設計.pdf
- 16位∑-△A-D轉(zhuǎn)換器的設計及VLSI實現(xiàn).pdf
- 基于CMOS工藝的流水線A-D轉(zhuǎn)換器的實現(xiàn).pdf
- 基于高精度A-D轉(zhuǎn)換器的實時時鐘芯片的設計.pdf
- 一種多量程高速A-D轉(zhuǎn)換器的設計.pdf
- 12位流水線型A-D轉(zhuǎn)換器設計.pdf
- 高性能CMOS流水線A-D轉(zhuǎn)換器設計.pdf
- 8位納米級高速SAR A-D轉(zhuǎn)換器設計.pdf
- 納米級低功耗SAR A-D轉(zhuǎn)換器設計研究.pdf
- 折疊插值A-D轉(zhuǎn)換器的關(guān)鍵電路設計.pdf
評論
0/150
提交評論