

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理技術(shù)已廣泛應(yīng)用于通訊、計算機和多媒體等領(lǐng)域??焖俑道锶~變換(FFT)作為數(shù)字信號處理的核心技術(shù)之一,使離散傅里葉變換的運算時間縮短了幾個數(shù)量級。
本文討論了一種在ASIC上實現(xiàn)的可擴展復(fù)數(shù)有符號數(shù)FFT結(jié)構(gòu)。它采用模塊復(fù)用結(jié)構(gòu)和碟形運算器,其中的乘法器采用改進(jìn)型的 booth編碼,并用wallacetree結(jié)構(gòu)來計算出乘法結(jié)果。本設(shè)計以8點FFT為基礎(chǔ),可擴展到16點和32點,并且能夠根
2、據(jù)實際需要隨時轉(zhuǎn)換到不同點數(shù)的FFT模式,便于集成和推廣。使用verilog語言完成設(shè)計,并集成到芯片上進(jìn)行驗證。
本文主要的工作如下:
1.分析了快速傅立葉變換(FFT)的三種算法,并選取基2按時間抽取算法來實現(xiàn)可擴展FFT。
2.設(shè)計并實現(xiàn)了整個FFT處理器的電路結(jié)構(gòu),并用Verilog HDL進(jìn)行了描述,采用業(yè)界廣泛使用的ASIC設(shè)計流程,完成了RTL編碼、功能仿真、邏輯綜合、自動布局布線
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 1024點復(fù)數(shù)專用FFT處理器的ASIC實現(xiàn).pdf
- 基于FPGA實現(xiàn)可擴展高速FFT處理器的研究.pdf
- 符號數(shù)據(jù)回歸方法研究.pdf
- 低功耗可擴展FFT專用集成電路的設(shè)計.pdf
- 可配置浮點FFT的ASIC設(shè)計.pdf
- 符號數(shù)字的空間表征及特性.pdf
- FFT ASIC的物理設(shè)計與物理驗證.pdf
- 符號數(shù)據(jù)聚類評價指標(biāo)研究.pdf
- 符號執(zhí)行可擴展性及可行性關(guān)鍵技術(shù)研究.pdf
- 有符號數(shù)加法器和基于蘊涵關(guān)系的電路可靠性研究.pdf
- 可擴展測試系統(tǒng)的研究與實現(xiàn).pdf
- 服務(wù)可擴展網(wǎng)絡(luò)節(jié)點模型研究與實現(xiàn).pdf
- 基于SOA架構(gòu)實現(xiàn)符號數(shù)值混合數(shù)學(xué)計算平臺.pdf
- HDTV相位跟蹤研究及ASIC實現(xiàn).pdf
- 基于符號數(shù)據(jù)的群組推薦算法研究.pdf
- 可重構(gòu)FFT和Viterbi協(xié)處理器的研究與實現(xiàn).pdf
- 可擴展異常檢測系統(tǒng)的研究與實現(xiàn).pdf
- 深亞微米ASIC收斂的可測性設(shè)計研究與實現(xiàn).pdf
- HDTV內(nèi)碼系統(tǒng)研究及ASIC實現(xiàn).pdf
- 可擴展IMS終端的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論