基于PCI互連的嵌入式多處理器系統(tǒng)通信機(jī)制研究.pdf_第1頁
已閱讀1頁,還剩54頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、在安防、圖像處理、語音識(shí)別、網(wǎng)絡(luò)通信等計(jì)算密集型應(yīng)用領(lǐng)域,市面單顆嵌入式處理器的性能提升速度常常滿足不了人們的需求。應(yīng)用開發(fā)商往往會(huì)選擇一種稱為嵌入式多處理器方案。該方案以一定方式互連多顆嵌入式多處理器,借助芯片并行設(shè)計(jì)和軟件協(xié)同處理來達(dá)到性能倍增的效果。在所有的嵌入式處理器互連方式中,PCI總線以其高帶寬、通用性、成熟性以及低成本尤為引人矚目。本文主要研究對(duì)象為基于PCI互連的嵌入式多處理器系統(tǒng),重點(diǎn)研究其中較為核心的片間通信機(jī)制。<

2、br>  本文首先介紹了嵌入式多處理器通信原理,通過對(duì)比雙口RAM、以太網(wǎng)總線、PCI總線以及Mesh架構(gòu)等互連方式的特點(diǎn)以及適用范圍,總結(jié)了PCI互連的優(yōu)勢,在此基礎(chǔ)上歸納了PCI互連所要解決的主要問題。接著本文通過分析現(xiàn)有TCP/IP Over PCI方案的不足,設(shè)計(jì)了一種通用的面向嵌入式多處理器的并發(fā)通信模型。該模型以PCI內(nèi)存映射為基礎(chǔ),通過對(duì)通道劃分、報(bào)文格式、數(shù)據(jù)傳輸機(jī)制、管理機(jī)制等一系列核心問題討論,提出了一套完整的基于P

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔