

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、現(xiàn)代通信技術(shù)和音視頻技術(shù)的飛速發(fā)展,使具有眾多優(yōu)點的數(shù)字電視以飛快速度進入千家萬戶。作為數(shù)字電視接收機的一個重要部件——數(shù)字電視調(diào)諧器在數(shù)字電視的接收當(dāng)中占有重要地位。而為了保證電視信號轉(zhuǎn)換到中頻的信號純度,就需要一個鎖相環(huán)頻率綜合器為變頻器提供穩(wěn)定的、寬帶可編程的低噪聲本地振蕩源(Local Oscillation)。本文以基于DVB-C的有線數(shù)字電視為目標,系統(tǒng)的研究了基于標準3.3V 0.25μm CMOS工藝的高性能寬帶數(shù)字電視
2、鎖相環(huán)的設(shè)計與實現(xiàn)。 本文系統(tǒng)地研究了頻率綜合器輸出信號中的一些非理想效應(yīng)及其對接收機產(chǎn)生的影響,重點分析了相位噪聲對接收機一些重要性能的影響,根據(jù)數(shù)字電視的相關(guān)標準,系統(tǒng)的研究了本振信號相位噪聲影響QAM接收機性能的機理,得到了DVB-C系統(tǒng)對射頻前端本振信號的性能指標要求。 本文設(shè)計的鎖相環(huán)環(huán)路濾波器結(jié)構(gòu)針對寬帶應(yīng)用作了改進,并深入討論了濾波器參數(shù)變化對環(huán)路響應(yīng)的影響,探討了一種可以保證寬帶鎖相環(huán)響應(yīng)穩(wěn)定性的濾波器參
3、數(shù)優(yōu)化方法。論文還針對環(huán)路的輸出相位誤差性能優(yōu)化應(yīng)用了一種濾波器設(shè)計技術(shù)。 論文根據(jù)電荷泵鎖相環(huán)的噪聲傳輸特性,改進了傳統(tǒng)的電荷泵鎖相環(huán)噪聲模型,并基于各模塊的結(jié)構(gòu)特點,分析得到了基于電路特性的各模塊相位噪聲模型,構(gòu)成了面向設(shè)計的鎖相環(huán)噪聲模型,使其可以直觀有效地用于指導(dǎo)和評估鎖相環(huán)的設(shè)計。該模型通過仿真和測試結(jié)果得到了驗證。 論文根據(jù)寬帶鎖相環(huán)對高頻模塊的特殊要求,分析了傳統(tǒng)的模擬和數(shù)字自動幅度控制(AAC)電路的優(yōu)點
4、與不足,采用了一種創(chuàng)新的壓控振蕩器(VCO)AAC電路,該電路能夠保證VCO在寬帶工作時的起振以及維持振蕩幅度的一致性,在獲得較為一致的相位噪聲性能的同時AAC電路本身對相位噪聲幾乎沒有影響。另外,論文還設(shè)計了一種改進的可工作于寬帶高頻的雙模預(yù)分頻器,通過和其它結(jié)構(gòu)比較證明,其工作速度得到了大大提高,并且具有較低的功耗。 論文還分析了鎖相環(huán)中的另兩個重要模塊——鑒相器/電荷泵和晶體振蕩電路。針對電荷泵的失配問題,通過分析得出了相
5、應(yīng)的版圖設(shè)計原則,通過仿真測試證明設(shè)計的電荷泵具有極低的電流失配。針對CMOS電路的特點,論文設(shè)計了一種新穎的交叉耦合晶振電路,并通過Leeson模型對晶振的相位噪聲進行了分析和優(yōu)化。 最后論文針對設(shè)計的寬帶鎖相環(huán)頻率綜合器進行了全面的測試并優(yōu)化了環(huán)路濾波器參數(shù)。測試得到設(shè)計的鎖相環(huán)頻率綜合器基本上能在整個工作頻段(80MHz~900MHz)內(nèi)取得比較高的性能。VCO的相位噪聲都低于-80dBc/Hz@10kHz,大部分頻率都低
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能CMOS混頻器設(shè)計技術(shù)研究.pdf
- 高性能CMOS圖像傳感器設(shè)計技術(shù)研究.pdf
- 基于CMOS探測器的湍流信道高性能ATP技術(shù)研究.pdf
- 專用高性能分組轉(zhuǎn)發(fā)引擎及其關(guān)鍵技術(shù)研究.pdf
- 高性能CMOS OTA及TIA設(shè)計.pdf
- 高性能CMOS圖像傳感器控制系統(tǒng)及關(guān)鍵技術(shù)研究.pdf
- 高性能CMOS功率管理單元芯片設(shè)計研究.pdf
- 高性能CMOS濾波器的研究與設(shè)計.pdf
- 高性能網(wǎng)絡(luò)存儲技術(shù)研究.pdf
- 高性能CMOS壓控振蕩器的設(shè)計.pdf
- 高性能CMOS基準電路設(shè)計與應(yīng)用.pdf
- 高性能CMOS比較器的設(shè)計與應(yīng)用.pdf
- ATSC DTV系統(tǒng)中定時技術(shù)研究.pdf
- CMOS高性能運算放大器研究與設(shè)計.pdf
- 高性能GPS信號捕獲技術(shù)研究.pdf
- 高強高性能混凝土技術(shù)研究
- 高性能CMOS運放的設(shè)計與自動綜合.pdf
- CMOS PLL時鐘發(fā)生器的研究和設(shè)計.pdf
- 高性能網(wǎng)絡(luò)虛擬化技術(shù)研究.pdf
- 高性能專用FPGA算術(shù)部件的研究與設(shè)計.pdf
評論
0/150
提交評論