

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、 論文主要研究了應(yīng)用在光通信領(lǐng)域的CMOS低通濾波寬帶放大器和差分放大器的電路原理、結(jié)構(gòu)特性與設(shè)計方法。對于低通濾波寬帶放大器來說,設(shè)計一個達(dá)到較好匹配的低通濾波網(wǎng)絡(luò)是其基礎(chǔ)。同時介紹了利用峰值并聯(lián)、反比例級聯(lián)等不同電路結(jié)構(gòu)來擴(kuò)展帶寬。提出了一個四級級聯(lián)低通濾波寬帶放大器電路。同時還對BSIM3V3模型在RF上的應(yīng)用做了研究分析,如其電路模型結(jié)構(gòu),影響模型RF特性的幾個參數(shù)以及等效電路模型等。最后還對SMIC所提供的RF器件模型進(jìn)行了
2、仿真驗證。最后文章還介紹了差分放大器的結(jié)構(gòu)與性能,如直流偏置、增益特性以及輸入輸出特性。對于本文所提出的兩級級聯(lián)差分放大器進(jìn)行了分析,得到仿真結(jié)果。 最后,文章結(jié)合低通濾波寬帶放大器與差分放大器的實際設(shè)計流程,介紹了深亞微米的CMOS工藝設(shè)計方法與環(huán)境,根據(jù)RF電路特性,對版圖提出了設(shè)計優(yōu)化要求。再結(jié)合前兩章理論分析的結(jié)論,在0.18μm CMOS工藝上,根據(jù)仿真電路給出了級聯(lián)低通濾波寬帶放大器、差分放大器以及單管驗證電路版圖,并對
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速鎖相環(huán)集成電路芯片的設(shè)計.pdf
- 數(shù)字示波器用高速ADC電路芯片.pdf
- 高速電路中板級PI和EMI的分析與設(shè)計.pdf
- 高速芯片設(shè)計的研究.pdf
- 超高速時鐘恢復(fù)電路的研究與芯片設(shè)計.pdf
- 高速SerDes芯片中鎖相環(huán)電路的研究.pdf
- 無源高速HF RFID芯片及關(guān)鍵電路研究與設(shè)計.pdf
- 高速電路傳輸和輻射的分析與預(yù)測.pdf
- RFID系統(tǒng)的研究及芯片關(guān)鍵電路設(shè)計.pdf
- 超高速ADC電路的研究和設(shè)計.pdf
- 高速電路系統(tǒng)和封裝結(jié)構(gòu)的同步開關(guān)噪聲分析與抑制.pdf
- 高速電路時域和頻域分析的小波方法.pdf
- 系統(tǒng)芯片中的存儲器接口電路設(shè)計.pdf
- MCU芯片的復(fù)位電路與多模式時鐘系統(tǒng)設(shè)計.pdf
- 開關(guān)型霍爾電路芯片的設(shè)計.pdf
- BOOST芯片中關(guān)鍵電路的設(shè)計.pdf
- 雷達(dá)目標(biāo)模擬系統(tǒng)高速電路的設(shè)計與信號完整性分析.pdf
- 高速電路PCB中同步開關(guān)噪聲的分析和研究.pdf
- 芯片鍵合高速精密定位系統(tǒng)設(shè)計與控制.pdf
- RlSC芯片MMU電路設(shè)計.pdf
評論
0/150
提交評論