基于NiosⅡ的嵌入式邏輯分析儀硬件系統(tǒng)設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩57頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著大規(guī)模集成電路、FPGA(Field Programmable Gate Array)、嵌入式系統(tǒng)的不斷發(fā)展,邏輯分析儀作為數(shù)據(jù)域測試儀器中最有用、最有代表性的一種儀器,在現(xiàn)代電路系統(tǒng)設(shè)計(jì)與測試中得到了廣泛的應(yīng)用。 本文應(yīng)用FPGA芯片進(jìn)行了“基于Nios Ⅱ的嵌入式邏輯分析儀”的硬件系統(tǒng)設(shè)計(jì),實(shí)現(xiàn)了邏輯分析儀的各項(xiàng)功能,達(dá)到了設(shè)計(jì)要求。同時(shí),嵌入式技術(shù)的應(yīng)用降低了系統(tǒng)的硬件成本,提高了系統(tǒng)的可升級性,具有一定的應(yīng)用價(jià)值。

2、 文中第一章講述了邏輯分析儀的基本原理,說明了本文所要設(shè)計(jì)的邏輯分析儀的技術(shù)指標(biāo)。第二章主要介紹了本邏輯分析儀的硬件總體設(shè)計(jì)和FPGA外部各個(gè)功能模塊的設(shè)計(jì)。第三章詳細(xì)闡述了本邏輯分析儀FPGA中數(shù)據(jù)采集與存儲電路、中央控制模塊、觸發(fā)與存儲控制電路、數(shù)據(jù)查找與比較功能模塊的設(shè)計(jì)方法,給出了仿真結(jié)果。第四章介紹了系統(tǒng)調(diào)試的方法、調(diào)試過程中發(fā)現(xiàn)的問題及解決辦法。第五章給出了系統(tǒng)的測試結(jié)果。最后一章總結(jié)了本邏輯分析儀的特點(diǎn)以及未來的改進(jìn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論