

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文在5V供電電壓下,設(shè)計(jì)了一種采用鎖相環(huán)頻率合成技術(shù)實(shí)現(xiàn)的時(shí)鐘發(fā)生器。設(shè)計(jì)的電路模塊包括鑒頻鑒相器,壓控振蕩器,電荷泵,濾波器,分頻器。鑒頻鑒相部分采用動(dòng)態(tài)D觸發(fā)器的結(jié)構(gòu),實(shí)現(xiàn)了高速低功耗;在設(shè)計(jì)好了鎖相環(huán)中的電荷泵的同時(shí),設(shè)計(jì)了一種能夠產(chǎn)生數(shù)倍于電源電壓的新型電荷泵;壓控振蕩器部分采用了CSL單元結(jié)構(gòu),設(shè)計(jì)了三級(jí)環(huán)形振蕩器,能得到較高的振蕩頻率,從而為鎖相環(huán)的鎖定提供了一個(gè)可供選擇的頻率范圍。 本文設(shè)計(jì)的電路采用了XB035
2、 0.35um 5vCMOS工藝,利用cadence軟件中的spectre仿真工具對(duì)各個(gè)子模塊和整個(gè)電路進(jìn)行了仿真,輸入信號(hào)為周期100ns的方波時(shí),電荷泵在793ns,1.1v電壓處基本處與穩(wěn)定狀態(tài)(上下波峰擺幅不超過±0.1V),壓控振蕩器輸出的片內(nèi)時(shí)鐘頻率達(dá)到160M,反饋的方波信號(hào)在經(jīng)過16分頻器分頻后,與輸入時(shí)鐘信號(hào)在2.3us時(shí)完全重合,整個(gè)鎖相環(huán)徹底鎖定,達(dá)到了設(shè)計(jì)目標(biāo)。 論文的主要工作為以下幾個(gè)方面: 1
3、、用改進(jìn)的動(dòng)態(tài)D觸發(fā)器結(jié)構(gòu),實(shí)現(xiàn)了一種高速低功耗的鑒頻鑒相器。并分析了出現(xiàn)的鑒相死區(qū)。 2、研究鎖相環(huán)電荷泵電路的同時(shí),設(shè)計(jì)出了一種數(shù)倍于電源電壓的新型電荷泵電路,其能經(jīng)過單元電路簡(jiǎn)單的級(jí)聯(lián),得到想要的電壓。 3、在鎖相環(huán)鎖定的條件下,得到了頻率為160M的片內(nèi)時(shí)鐘,鎖定時(shí)間為2.3us,鎖定后的頻差為2.8ns。鎖相環(huán)產(chǎn)生的片內(nèi)時(shí)鐘頻率范圍為112M-800M。 文章按照電路原理、電路設(shè)計(jì)、各單元電路仿真和電路
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的噪聲分析與設(shè)計(jì).pdf
- 基于usb2.0的電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的設(shè)計(jì)
- CMOS鎖相環(huán)時(shí)鐘發(fā)生器的設(shè)計(jì)與研究.pdf
- 基于延遲鎖相環(huán)的時(shí)鐘發(fā)生器設(shè)計(jì).pdf
- 應(yīng)用于時(shí)鐘發(fā)生器的延遲鎖相環(huán)的設(shè)計(jì).pdf
- 基于CMOS電荷泵鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 基于數(shù)字鎖相環(huán)的低功耗時(shí)鐘發(fā)生器設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的后端設(shè)計(jì).pdf
- CMOS電荷泵鎖相環(huán)的設(shè)計(jì)與研究.pdf
- 高速CMOS電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 用于CMOS圖像傳感器內(nèi)時(shí)鐘發(fā)生器的鎖相環(huán)設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的壓控振蕩器設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)CMOS電路的設(shè)計(jì).pdf
- FPGA內(nèi)嵌200MHz低噪聲鎖相環(huán)時(shí)鐘發(fā)生器.pdf
- 快速鎖定電荷泵鎖相環(huán)研究與設(shè)計(jì).pdf
- 應(yīng)用于DSP時(shí)鐘系統(tǒng)的電荷泵鎖相環(huán)設(shè)計(jì).pdf
- 應(yīng)用于時(shí)鐘發(fā)生器的通用鎖相環(huán)硬IP核設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)的基礎(chǔ)研究.pdf
- CMOS集成電荷泵鎖相環(huán)的設(shè)計(jì)與研究.pdf
- 射頻CMOS電荷泵鎖相環(huán)的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論