片上10位33兆赫茲流水線型模數(shù)轉換器的設計.pdf_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、近年來,無線通訊的發(fā)展十分迅速,對其中的一項關鍵技術——模/數(shù)轉換器提出越來越高的要求,由此推動了模/數(shù)轉換技術的不斷進步。經過30多年的研究和發(fā)展,高速模/數(shù)轉換器(Ananalog-to-digital converter:ADC)的最高速度達40GS/s,高精度ADC的最高精度達到24bit,種類豐富的高速、高精度模/數(shù)轉換器能夠滿足大多數(shù)應用的需要。A/D轉換器結構設計方案有多種,其中流水線型(Pipeline)A/D轉換器能夠

2、實現(xiàn)速度和精度之間的最佳折衷,電路結構非常適于CMOS集成工藝制作,已經成為CMOS工藝高性能A/D轉換器實現(xiàn)的常用方案。因此,流水線ADC是目前ADC最主要的產品之一,主要應用在速度和精度兼顧的領域,如通訊中的無線局域網,消費產品中的手機、高清晰度電視等。本論文獨立設計了一種應用于無線局域網中收發(fā)器的10位,每級1.5位,采樣速率為33MSPS的流水線型結構A/D轉換器。根據系統(tǒng)功能將A/D轉換器劃分為采樣保持電路、與參考電壓進行比較

3、的比較電路、子數(shù)/模轉換器(digital -to- Ananalog converter:DAC)單元電路、時鐘電路、誤差糾錯單元及去除毛刺電路等模塊,采用CSMC(無錫上華)0.6μmCMOS雙多晶雙金屬工藝模型對這些模塊和系統(tǒng)進行電路設計。其中,采樣保持電路的設計是流水線A/D電路設計的關鍵,本文根據A/D轉換器指標要求,通過對A/D轉換器的誤差分析,推導出運放的增益和帶寬設計指標;通過采用數(shù)字校正電路放寬了對比較器的精度要求(高

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論