并聯(lián)均流降壓型DC-DC轉換器的設計.pdf_第1頁
已閱讀1頁,還剩76頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著電子技術的高速發(fā)展和國家對電子產業(yè)發(fā)展的需要,開關電源的需求量得到了巨大的增長,人們對電源管理類芯片的性能和功能也提出了更多和更高的要求。小型化、高效率、抗EMI、少的外圍器件、低壓大電流等成為了電源芯片設計中日益重要的研究課題。本論文是基于電源發(fā)展趨勢的需求并結合實驗室現(xiàn)有科研成果,研究可多路并聯(lián)輸出的同步降壓型DC-DC轉換器芯片組的設計及實現(xiàn)。
  本文詳細分析了Buck型DC-DC轉換器的基本工作原理,對其穩(wěn)態(tài)下各輸出

2、點的工作波形做了詳細的分析,對其傳輸關系做完整的推導,對芯片組并聯(lián)使用時最優(yōu)控制方案和減小紋波方法理論上做了簡要的闡述。在此基礎上設計了一款可實現(xiàn)多路并聯(lián)輸出的低紋波率同步降壓型轉換器。該轉換器采用PWM調制的峰值電流??刂品绞剑岣吡讼到y(tǒng)的瞬態(tài)反應速度,且具有輸出電感較小、補償電路簡單、增益帶寬大、易于均流等優(yōu)點。此款芯片可以實現(xiàn)單通道的大電流輸出和兩款該芯片并聯(lián)的雙通道輸出,或者更多該同類型芯片并聯(lián)實現(xiàn)更大電流的輸出。設計中充分考慮

3、了多個DC-DC轉換器并聯(lián)時,如何實現(xiàn)芯片組之間電流的均分,以減輕熱損耗,改善系統(tǒng)的反應速度,延長芯片組中各子模塊的壽命。芯片內部集成了鎖相環(huán)電路和分頻電路,可以使芯片在多相模式下工作,以有效的減小在多個芯片并聯(lián)使用時所需的大容量電容,降低大電流工作下輸出和輸入電壓紋波的大小。而且內部集成的鎖相環(huán)同步電路和采用的主從均流控制方式,能夠有效的實現(xiàn)輸出電流的均分。對于芯片工作在輕負載時,可以根據(jù)客戶在輸出電壓紋波大小和效率之間的需要,選擇兩

4、種不同的工作方式:強制脈沖寬度調制模式(FCCM)或脈沖跳變調制模式(PSM)。針對芯片寬輸入和寬輸出范圍,芯片設計了一種二次斜坡補償技術,相對于普通的一次線性斜坡補償,進一步提高了芯片的整體的帶載能力以及消除了占空比大于50%時出現(xiàn)的亞諧波振蕩、開環(huán)不穩(wěn)定和對噪聲比較敏感等缺點。同時設計中采用了動態(tài)箝位電路,對誤差放大器的輸出端采用了動態(tài)電壓進行限幅,相對于固定的箝位電壓,有效的避免了斜坡補償對芯片帶載能力的影響。此外,芯片內部還集成

5、了欠壓保護、過壓保護、過流保護、外部軟啟動電路等多種功能。
  論文對該款芯片選用BCD工藝的原因也做了說明,針對芯片外圍器件的選擇和影響芯片工作效率的因素,論文同樣做了比較詳細的分析。
  本文研究的可實現(xiàn)多路并聯(lián)均流降壓型DC-DC轉換器芯片組是基于0.35um BCD工藝設計,在Cadence下完成了芯片子模塊電路和整體功能的仿真。單個芯片輸入電壓范圍4.5V~26.5V,單通道最大可以拉8A負載電流,雙通道并聯(lián)組成的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論