數(shù)電各章復(fù)習(xí)題及答案_第1頁(yè)
已閱讀1頁(yè),還剩17頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第1章邏輯代數(shù)基礎(chǔ)邏輯代數(shù)基礎(chǔ)一、選擇題(多選題)1以下代碼中為無(wú)權(quán)碼的為。A.8421BCD碼B.5421BCD碼C.余三碼D.格雷碼2一位十六進(jìn)制數(shù)可以用位二進(jìn)制數(shù)來(lái)表示。A.1B.2C.4D.163十進(jìn)制數(shù)25用8421BCD碼表示為。A.10101B.00100101C.100101D.101014與十進(jìn)制數(shù)(53.5)10等值的數(shù)或代碼為。A.(01010011.0101)8421BCDB.(35.8)16C.(110101.

2、1)2D.(65.4)85.與八進(jìn)制數(shù)(47.3)8等值的數(shù)為:A.(100111.011)2B.(27.6)16C.(27.3)16D.(100111.11)26.常用的BCD碼有。A.奇偶校驗(yàn)碼B.格雷碼C.8421碼D.余三碼7.與模擬電路相比,數(shù)字電路主要的優(yōu)點(diǎn)有。A.容易設(shè)計(jì)B.通用性強(qiáng)C.保密性好D.抗干擾能力強(qiáng)8.邏輯變量的取值1和0可以表示:。A.開(kāi)關(guān)的閉合、斷開(kāi)B.電位的高、低C.真與假D.電流的有、無(wú)9求一個(gè)邏輯函數(shù)

3、F的對(duì)偶式,可將F中的。A.“”換成“”,“”換成“”B.原變量換成反變量,反變量換成原變量C.變量不變D.常數(shù)中“0”換成“1”,“1”換成“0”E.常數(shù)不變10.ABC=。A.ABB.ACC.(AB)(AC)D.BC11.在何種輸入情況下,“與非”運(yùn)算的結(jié)果是邏輯0。A全部輸入是0B.任一輸入是0C.僅一輸入是0D.全部輸入是112.在何種輸入情況下,“或非”運(yùn)算的結(jié)果是邏輯0。A全部輸入是0B.全部輸入是1C.任一輸入為0,其他輸

4、入為1D.任一輸入為113.以下表達(dá)式中符合邏輯運(yùn)算法則的是。A.CC=C2B.11=10C.01D.A1=114.當(dāng)邏輯函數(shù)有n個(gè)變量時(shí),共有個(gè)變量取值組合?A.nB.2nC.n2D.2n15.邏輯函數(shù)的表示方法中具有唯一性的是。A.真值表B.表達(dá)式C.邏輯圖D.卡諾圖16.F=ABDCDED=。BAA.B.C.D.DBA?DBA)(?))((DBDA??))((DBDA??17.邏輯函數(shù)F==。)(BAA??19已知函數(shù)的對(duì)偶式為,

5、則它的原函數(shù)為。BABCDC?四、思考題1.在數(shù)字系統(tǒng)中為什么要采用二進(jìn)制?2.格雷碼的特點(diǎn)是什么?為什么說(shuō)它是可靠性代碼?3.奇偶校驗(yàn)碼的特點(diǎn)是什么?為什么說(shuō)它是可靠性代碼?4.邏輯代數(shù)與普通代數(shù)有何異同?5.為什么說(shuō)邏輯等式都可以用真值表證明?6.對(duì)偶規(guī)則有什么用處?7.邏輯函數(shù)的三種表示方法如何相互轉(zhuǎn)換?8見(jiàn)如右Y的卡諾圖,寫(xiě)出最簡(jiǎn)與或表達(dá)式。第2章門(mén)電路門(mén)電路一、選擇題(多選題)1.三態(tài)門(mén)輸出高阻狀態(tài)時(shí),是正確的說(shuō)法。A.用電壓

6、表測(cè)量指針不動(dòng)B.相當(dāng)于懸空C.電壓不高不低D.測(cè)量電阻指針不動(dòng)2.以下電路中可以實(shí)現(xiàn)“線(xiàn)與”功能的有。A.與非門(mén)B.三態(tài)輸出門(mén)C.集電極開(kāi)路門(mén)D.漏極開(kāi)路門(mén)3.以下電路中常用于總線(xiàn)應(yīng)用的有。A.TSL門(mén)B.OC門(mén)C.漏極開(kāi)路門(mén)D.CMOS與非門(mén)4邏輯表達(dá)式Y(jié)=AB可以用實(shí)現(xiàn)。A.正或門(mén)B.正非門(mén)C.正與門(mén)D.負(fù)或門(mén)5TTL電路在正邏輯系統(tǒng)中,以下各種輸入中相當(dāng)于輸入邏輯“1”。A.懸空B.通過(guò)電阻2.7kΩ接電源C.通過(guò)電阻2.7kΩ

7、接地D.通過(guò)電阻510Ω接地6對(duì)于TTL與非門(mén)閑置輸入端的處理,可以。A.接電源B.通過(guò)電阻3kΩ接電源C.接地D.與有用輸入端并聯(lián)7三極管作為開(kāi)關(guān)使用時(shí),要提高開(kāi)關(guān)速度,可。A.降低飽和深度B.增加飽和深度C.采用有源泄放回路D.采用抗飽和三極管8CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是。A.微功耗B.高速度C.高抗干擾能力D.電源范圍寬二、判斷題(正確打√,錯(cuò)誤的打)CDAB00011110000101011╳1╳1

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論