32位RISC嵌入式微處理器設計.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在集成電路制造技術進步的同時,集成電路設計也越來越強調設計的可重用性和短設計周期,IP(Intellectual Property)的概念應運而生,各種嵌入式功能模塊的開發(fā)使集成電路的設計不斷簡化,而其中最典型的當屬微處理器內核.為了把握國內外現有關鍵電子信息產品核心芯片的需求情況及未來的發(fā)展趨勢,探討高性能微處理器的結構,我們用VHDL語言設計實現了一個32位RISC結構的嵌入式微處理器.它遵照IEEE-1745(SPARC V8)的

2、結構,針對嵌入式應用具有以下特點:采用分離的指令和數據cache(哈佛結構),五級流水,硬件乘法器和除法器,中斷控制器,16位的I/O端口和靈活的內存控制器,具有較強的異常處理功能,新模塊可以輕松的通過片上的AMBAAHB/APB總線添加.制定了比較靈活的外圍接口,使之從整體上既可以作為獨立的處理器供處理器板級應用,又可以作為嵌入式內核供ASIC設計使用.該文在分析SPARC指令系統(tǒng)的基礎上,研究了流水技術及其相關問題的解決方法,并通過

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論